HOPE


Partenaires

Logo tutelle



Rechercher

Sur ce site


Accueil du site > Productions et Résultats

Productions et Résultats

Dans cet espace sont déposés au fur et à mesure les documents, ou leurs références, produits par les partenaires du projet HOPE et qui concernent directement les travaux du projet.


Thèse de Mme Hend Affes

La thèse de Mme Hend Affes constitue une des contributions importantes du projet HOPE. Dans ce travail, l’approche complète de modélisation au niveau transactionnel d’un power intent et d’un clock intent est définie. La librairie PwClkArch d’objets C++ et SystemC-TLM permet de décrire un power intent et un clock intent de manière séparée d’un modèle fonctionnel SystemC-TLM d’une architecture matérielle. Cette approche est celle développée au niveau RTL suivant le standard UPF. Pour obtenir une simulation (...)

Lire la suite

Rapport de Master "Etude de l’écosystème IoT en région PACA"

Une étude réalisée dans le cadre d’un stage du Master Droit-Economie-Gestion, Mention « Organisation des Firmes et des Marchés, Connaissance et Innovation » a été réalisée à l’Université de Nice Sophia-Antipolis par une étudiante encadrée par le GREDEG avec le support du projet ANR HOPE et le concours du Pôle SCS. Résumé du mémoire : L’Internet des Objets (IoT) est considéré pour la plupart comme une révolution, non seulement technologique, mais aussi sociale par les nombreuses questions qu’il soulève et les (...)

Lire la suite

Publications à FDL 2015

Deux articles sont acceptés à FDL 2015. Full Research Paper : H. Affes, M. Auguin, F. Verdier, A. Pégatoquet, Methodology for inserting Clock-Management strategies in Transaction-Level Models of System-on-Chips, accepté à FDL’2015, Forum on specification & Design Languages, September 14-16, Barcelona, Spain, 2015 Short Presentation : A. Ben Ameur, H. Affes, M. Auguin, F. Verdier, X. Buisson, Clock Management and Analysis for Transaction-Level Virtual Prototypes, accepté à (...)

Lire la suite

Tutorial à DAC 2015

Synopsys a participé au Tutorial suivant de la DAC 2015 : Alan Gibbons (Synopsys), Vita Vishnyakov, Krishna Sekar, Architecture and Design of Energy Efficient Heterogeneous Multi-Core Platforms, Tutorial 7, Track : Embedded Systems, june 8, DAC 2015, San Francisco. Abstract : Energy efficiency is one of the primary design metrics for heterogeneous multi-core mobile compute platforms. These compute platforms comprise complex software and hardware architectures as well as multi-layered (...)

Lire la suite

Publication à 18th EUROMICRO Conference on Digital System Design

L’article suivant est accepté à publication à la conférence internationale 18th EUROMICRO Conference on Digital System Design : Hend Affes, Michel Auguin, SOC Power Management Strategy Based on Global Hardware Functional State Analysis, Madeira, Portugal, August 26th – August 28th, 2015

Lire la suite

Publication au Workshop HARSH 2016

Emilien Kofman, Robert de Simone, and Amani Khecharem. Multicore SMT scheduling of periodic task systems with energy minimization. In Workshop on Highly-Reliable Power-Efficient Embedded Designs, Barcelone, Spain, March 2016. https://hal.inria.fr/hal-01282264.

Lire la suite

Publication à ISQED 2015

Le papier suivant a été publié dans ISQED 2015 : Hend Affes, Amal Chaker, Michel Auguin, Application and OS unconscious Power Manager for SoC Systems, ISQED, Santa Clara, March 2-4 2015, CA, USA

Lire la suite

Publication à DAC Workshop System-to-Silicon Performance Modeling & Analysis (2015)

La papier suivant est accepté à publication au DAC Workshop System-to-Silicon Performance Modeling and Analysis 2015. Il présente des travaux qui associent Magillem et le Leat. Emmanuel Vaumorin, Grégoire Avot, Hend Affes, Michel Auguin, Alain Pégatoquet, François Verdier, Extending IP-XACT and UPF to support ESL to RTL low power design methodology, DAC Workshop on System-to-Silicon Performance Modeling and Analysis, June 7, 2015 - San Francisco, (...)

Lire la suite

Publication à FDL 2014

Amani Khecharem, Carlos Gomez, Julien Deantoni, Frédéric Mallet, Robert De Simone, Execution of Heterogeneous Models for Thermal Analysis with a Multi-view Approach, FDL 2014 : Forum on specification and Design Languages, Oct 2014, Munich, Germany. Pour consulter cet article

Lire la suite

DVCON Europe : Tutorial Enabling Energy-Aware System Level Design with UPF-Based System Level Power Models

Intel et Synopsys sont intervenus dans le tutorial T4 présenté à DVCON Europe (Munich) intitulé Enabling Energy-Aware System Level Design with UPF-Based System Level Power Models. In thistutorial was provided an overview of system level power modeling goals, approaches, and challenges, together with a summary of on-going work in the IEEE 1801 UPF working group to extend UPF hierarchical power state modeling capabilities to support system level power modeling and architectural power intent (...)

Lire la suite

Présentation au Forum SAME 2014

Through a joint action with the Plateforme Conception, part of the SCS Cluster, to promote ESL tools like Virtualizer from Synopsys to SMEs or start-up, we have developed a simulation-based demonstration of a full hardware/software sensor device interconnected into a 802.15.4-based network infrastructure. This co-simulation demonstration associates the network simulator OMNET++ and Virtualizer (based on SystemC-TLM). The tools Platform Architect and Virtualizer from Synopsys are available (...)

Lire la suite

Intervention à l’Ecole Thematique ECOFAC’2014

L’approche de modélisation d’un power intent développée dans le projet a été présentée dans le cadre de l’Ecole Thématique ECOFAC 2014 à Lorient. Une démonstration suivant une simulation d’une plateforme SystemC-TLM enrichie d’un power intent décrit à l’aide des composants de la librairie de modèles développée dans le projet a illustré l’ensemble des principes présentés.

Lire la suite

Thesis of Mr. Carlos Ernesto Gómez Cárdenas

Mr. Carlos Ernesto Gómez Cárdenas from INRIA/I3S defend his doctoral thesis on 12/20/2013. The title of his thesis is "Modeling Functional and Non-Functional Properties of Systems Based on A Multi-View Approach". The dissertation can be downloaded from the archives ouvertes web site.

Lire la suite

Article publié dans IET Computers & Digital Techniques

Cet article propose une interface et un protocole pour intégrer des techniques de power management dans des modèles SystemC-TLM fonctionnels. Référence : Ons Mbarek, Alain Pegatoquet, Michel Auguin, Power domain management interface : flexible protocol interface for transaction-level power domain management, IET Comput. Digit. Tech., 2013, Vol. 7, Iss. 4, pp. 155–166, doi : (...)

Lire la suite

Présentation au GdR SoC/SiP lors de la journée Consommation et Energie : Aspects thermiques et consommation dans les SoC-SiP

Les travaux relatifs à la modélisation en SystemC-TLM du power intent d’un SoC ont été présentés lors de cette journée organisée à Lyon le 26 novembre 2013. Le support de cette présentation est disponible ici :

Lire la suite

Présentation au Forum SAME 2013 (Sophia Antipolis MicroElectronics)

Le Projet HOPE a été présenté sous la forme d’un poster sur le stand de la Plateforme Conception à l’occasion du Forum SAME des 2 et 3 octobre 2013. La version PDF du poster :

Lire la suite

La thèse de Ons MBAREK (version anglaise)

La thèse de Mme Ons Sboui-Mbarek constitue une base consistante au projet HOPE. Cette thèse développe une approche pour la modélisation/conception au niveau ESL d’architectures low power en s’appuyant sur une abstraction du standard UPF (Unified Power Format) défini au niveau RTL. La thèse propose principalement une méthode et un environnement pour la modélisation au niveau SystemC-TLM d’une décomposition en power domains d’une architecture fonctionnelle dans le but d’évaluer et de vérifier des (...)

Lire la suite